直接数字频率合成器在调频调制中的应用

直接数字频率合成器在调频调制中的应用

一、直接数字频率合成器在FM调制中的应用(论文文献综述)

尹希航[1](2021)在《雷达辐射源建模及其结构识别方法研究》文中研究表明随着电子战中各类电子技术的发展,辐射源结构日益多样化。作为雷达系统核心组成部分之一,辐射源结构的识别有利于鉴别非合作方雷达系统的性能及威胁程度,从而进一步采取措施。目前国内对于雷达辐射源的系统建模及其结构识别的研究相对较少,所以该研究具有重要意义。本文中分别对辐射源中的频率合成器、功率放大器进行模型的构建及验证,组成四种不同结构的辐射源模型,辐射源模型仿真得到多种调制方式的信号,对信号进行时频分析得到其时频图像,经过预处理的时频图像用来训练卷积神经网络(Convolutional Neural Networks,CNN)模型,使该模型具有识别辐射源结构的功能,实现从信号到辐射源结构的反演过程。最后,在不同信噪比(Signal-Noise Ratio,SNR)下对识别模型的稳定性进行验证。主要工作内容如下:首先,对直接数字频率合成器(Direct Digital Synthesizer,DDS)的工作原理及相位截断误差进行分析,进行DDS相位截断模型的构建,并结合输出信号频谱对模型进行验证。根据小数分频锁相环频率合成器(Fractional-N Phase Locked Loop,Fractional-N PLL)的组成部分及工作方式,构建带有小数杂散的PLL模型。在功率放大器的建模部分,选取最为典型的两种功放:固态功率放大器(Solid State Power Amplifier,SSPA)、行波管功率放大器(Traveling-Wave Tube Amplifier,TWTA),使用记忆多项式行为模型模拟SSPA,在此基础上添加TWTA特有的相位噪声,构成TWTA模型。对两种功放模型进行测试,根据AM-AM与AM-PM特性曲线,验证了模型的非线性和记忆性。其次,基于主振放大式发射机结构与原理,构建四种结构的辐射源模型,并且根据连续波(Continuous Wave,CW)、线性调频(Linear Frequency Modulation,LFM)、二进制相移键控(Binary Phase Shift Keying,BPSK)三种信号的调制原理,调整频率合成器模型,使四种辐射源模型分别得到CW、LFM、BPSK信号。通过对信号频谱的分析,发现对于不同结构的辐射源模型,其信号携带的杂散信息都是特有的。最后,对四种结构的辐射源模型的仿真信号进行短时傅里叶变换(Short Time Fourier Transfer,STFT),得到其时频图像,构建基于CNN的辐射源结构识别模型,利用经过预处理的时频图像进行CNN模型的训练和参数优化,对训练后的模型进行识别率和鲁棒性实验,在SNR为-5d B时,识别准确率仍然能够达到87.2%,进一步验证识别系统的稳定性,说明该方法能够实现辐射源结构有效识别,实现信号到辐射源结构的反演过程。

毕海东[2](2020)在《2.4Ghz窄带无线通信收发机的数字验证》文中认为随着物联网技术的兴起和5G通信时代的到来,芯片需要满足更高和更复杂的性能要求,这给设计工作带来了极大的挑战。很小的失误便会造成巨大的损失,因而芯片验证的工作愈发重要。传统的验证办法效率较低,可复用性较差,因此验证成本高且覆盖率不足。近年来,以System Verilog验证和UVM(Universal Verification Methodology)为代表的高层次抽象验证技术有效提升了验证效率,并大幅减小了人力和时间成本。论文的主要工作是针对一个窄带2.4Ghz无线通信收发机的数字电路开展验证工作。首先,论文依照系统的定义与说明,将芯片中无线收发机的RTL(Register Transfer Level)设计划分成发射通路、接收通路和频率合成器三个部分,然后逐个展开功能分析与验证工作。对于发射与接收通路,论文详细分析了控制状态机、数字调制、失配校准以及数字下变频等各个功能模块,并提取出完整的功能测试点列表。随后,论文基于功能测试分析与验证目标,确定了验证方案,搭建了基于System Verilog的验证平台,并对数据流节点进行自动比对检查。此外,为了确保控制电路中的时序正确,验证方案中还引入断言设计。而对于频率合成器的数字电路,论文分析了频率选择与粗调以及两点调制等模块,给出了详细的功能测试点与寄存器配置列表。同时,论文结合初步分析结果与实际需求,搭建了UVM验证平台用以对各个计算模块的分节点进行检查。此外,为了处理繁琐的寄存器配置过程,还添加了基于寄存器模型的验证组件。最后,论文依照验证计划对各个功能测试点进行组合,构建了测试场景并完成了仿真实验。通过回归测试统计以及覆盖率分析表明,整个收发机数字电路的功能覆盖率为100%,发射通路代码覆盖率为93.78%,频率综合器部分的代码覆盖率为96.4%。

段小莉[3](2019)在《基于FPGA控制的低相噪捷变频率源设计》文中指出在近现代,伴随着科学技术的飞速发展,在电子对抗、雷达侦察、航天航空、无线通信、遥感遥测等领域,对频率源合成技术以及快速跳变频的技术要求也变得越来越高。现阶段的频率源合成技术的性能指标远达不到更高的性能要求,这也制约了我国在雷达侦查领域和超高速跳变频通信领域的发展。目前,高频段、高频率稳定度、宽频带、低相噪、低杂散、细步进、超高速跳变频及高输出功率成为频率源合成技术的目标。本文在结构上首先介绍了频率源合成的三种技术,它们分别是锁相频率合成技术、直接数字式(DDS)频率合成技术和直接模拟式频率合成技术。同时,在对锁相频率、直接数字式(DDS)、直接模拟三种频率源合成技术进行了分析后,比较了他们各自的优点和缺点;结合三种频率合成技术的优缺点研究了DDS激励锁相频率(PLL)合成、DDS与PLL环外混频和下变频锁相三种混合式频率合成方案的应用特点,然后介绍了DDS技术的工作原理、基本组成结构,DDS技术的相噪分析以及幅度相位、模数转换、时钟等因素对DDS杂散的影响分析。接着根据课题的实际以及相关技术指标的要求,对频率源系统方案进行设计,给出了课题的几种不同设计方案。通过过对几种不同方案的比选,分析它们各自的优缺点,最后采用了DDS+PLL的频率合成方法,这种方案充分结合了两者的优点,利用了DDS极高的频率分辨率、细步进、相位噪声低、频率变化快并且控制容易等优点与锁相环路(PLL)良好的跟踪及滤波特性相结合,并利用FPGA对DDS芯片功能引脚的控制,实现DDS在时钟的控制下输出不同的频率,从而使得锁相环路输出不同的频率,并保持一定的时间后继续转到下一个频率,很好地实现了捷变频。在软件功能实现方面对DDS的硬件电路中所使用的芯片进行了选择,对时钟信号、外围电路等模块进行了设计,同时对DDS的PCB版图的布局布线进行了合理的设计。最后对FPGA与AD9910通信控制的软件进行设计开发,并进行系统测试,完成项目的要求。

何一豇[4](2019)在《基于FPGA的直接序列扩频技术的研究与实现》文中认为随着现代通信技术的高速发展,通信系统对于保密性和抗干扰性的要求越来越高,而扩频通信可以提高通信系统保密性和抗干扰性,在这其中直接序列扩频系统因结构简单、易于实现因此得到了广泛的应用。传统的基于FPGA直接序列扩频系统的建模、仿真和实现是以硬件描述语言Verilog HDL和VHDL开发的,这样的开发效率低下,不能完全利用MATLAB的强大仿真功能进行交互式设计。本文在基于FPGA直接序列扩频系统的建模、仿真和实现上采用了Xilinx推出的数字信号算法专用建模工具System Generator结合MATLAB强大的仿真功能进行交互式设计,比传统以硬件描述语言建模的效率有着非常显着的提高,这是传统基于硬件描述语言所不能比拟的。本文主要研究的是基于FPGA直接序列扩频系统,从直接序列扩频系统的优点和基本原理入手,重点研究了基于噪声环境下直接扩频序列的抗噪声性,详细的介绍了直接序列扩频系统中各部分的基本原理,包括伪随机码原理、差分编码原理、基带传输信号双极性不归零码原理、成型滤波器原理、信号的内插和抽取原理、载波调制原理、扩原理、锁相环解调原理、差分解调原理、判决抽样、帧头捕获匹配滤波器原理,尤其介绍了基于锁相环解调和基于差分解调的原理和易实现性,最后将根据易实现程度和可接受的性能损失选择差分解调作为本文解调的方法。本文在直接序列扩频的各部分进行了理论推导,利用各部分的原理和理论推导在System Generator和MATLAB中对各部分进行建模和仿真,并且分析仿真结果。系统的建模、仿真、实现工作是在MATLAB2016B、ZYNQ7020、VIVADO2017.4以及System Generator平台上完成的。模型建立和仿真包括差分编码、编码后的扩频、扩频后的双极性不归零码、成型滤波器、数字上变频、解扩、差分解调、最佳抽样判决点、数据帧头的捕获、帧数据的输出。最后,在各部分建模和仿真符合设计要求后进行调制和解调两大部分的整体仿真,在整体仿真确认符合设计要求后将调制和解调两个模型分别生成DCP导入到VIVADO中配置好时序约束和ILA、VIO等,然后生成bitstream文件下载到FPGA上进行板级验证,利用ILA抓取的信号,然后结合模型仿真图对比验证模型,最后得到解调后数据与发送的数据完全一致,即直接序列扩频系统每部分的模型建立符合设计要求。

王家敏[5](2019)在《基于FPGA的DDS捷变频控制器的实现》文中提出频率源作为电子通信系统的心脏,随着现代微波系统的不断发展,对其提出了越来越高的要求。如今的频率源不仅对频率分辨率,杂散和相位噪声提出了高要求,还要求频率源能够实现捷变频输出,并能对输出功率的进行调控。因此,对这样一款综合性能优越的捷变频源的研究刻不容缓。本文研究的主要内容是基于FPGA的一种低相噪DDS捷变频源的控制和实现。单一的频率合成方式很难实现一款综合性能强的频率源。为了实现一款频率源,满足输出信号分辨率高,在保证低相位噪声,低杂散抑制的前提下实现快速跳频,且能够对输出功率进行大动态范围的调控。最终确定了“PLL+DDS+ALC”的方案。本课题主要分为三个部分来进行设计实现:1)参考源模块方案设计、器件选型、电路原理图和版图设计以及电路实现后的调试工作,主要实现功能输出低相噪、低杂散的点频信号。为了满足指标要求,采用PLL锁相环技术,以100MHz恒温晶振作为环路参考信号,利用模拟取样鉴相器对环内振荡器CRO进行调谐锁相;最终实现了输出点频为3.5GHz,相位噪声<-110dBc/Hz@1KHz,<-120dBc/Hz@10KHz,杂散抑制>70dBc的点频源模块。2)DDS模块方案设计、器件选型、电路原理图和版图设计以及电路实现后的调试工作,利用FPGA控制高性能DDS芯片AD9914来实现频点控制和频率捷变。利用两级低通滤波器抑制镜像频率。主要实现输出10MHz1.4GHz的高分辨率信号;最快频率切换时间可达70ns,频率步进为1KHz,输出功率5±2dBm。3)ALC模块方案设计、器件选型、电路原理图和版图设计以及电路实现后的调试工作,主要实现输出信号的功率控制。利用检波电路将功率信息反馈至FPGA,在FPGA内进行对比计算后,对增益控制器件进行控制,以准确控制输出功率。最终输出功率范围-45dBm+15dBm,高达60dB动态范围。通过对该捷变频信号源的测试,实现了输出频率范围10MHz1.4GHz,输出功率范围-45dBm+15dBm,动态范围60dB。相位噪声<-110dBc/Hz@1KHz,杂散抑制<-60dBc,跳频时间在70ns,实现了高频率分辨率,低相噪,低杂散,功率可控的捷变频信号源的研究与设计。

林晓峰[6](2019)在《弹载小型化S波段遥测发射机的设计与实现》文中研究指明遥测系统在我国国防兵器实验中扮演着非常重要的角色,目前国内的遥测设备在向着小体积、低功耗、高稳定度的方向发展,本文的目标是研制一款小型化S波段遥测发射机,其体积小于30mm×30mm×30mm,具有广泛的应用场景。PCM/FM是国内遥测领域最常用的遥测体制,具有极高的稳定度并且技术成熟。本发射机总共分为三部分,分别是PCM编码器、FM调制器和功放滤波器。本文采用PCM/FM遥测体制,为保证遥测过程中不出现连续128bit的0或1的信号,本文采用的码型为随机不归零平码RNRZL,同时在编码环节加入信道编码,信道编码为TPC编码,能在误码率为10-5的条件下可以获得4dB的信道增益。通过对频率合成技术和FM调制的方式的研究,本文最终在两点注入式的锁相调频技术的基础上,采用更为实用的准两点注入式的锁相调频方法,阐述了其基本原理、体现其优越性并论证其可行性。在功放滤波设计时,由于在FM调制器设计中采用了具有一定输出增益的压控振荡器,因此采用单级放大的功率放大设计即可,再通过选用合适的带通滤波器,滤除噪声同时避免影响其他频点,最后重点研究了射频电路的PCB设计中应注意的问题。本课题最终成功研制了S波段的小型化遥测发射机,并成功通过室内静态遥测收发测试和遥测系统飞行试验验证。

付杰[7](2017)在《直接合成U/V段射频调制信号的高速DDS系统研制》文中研究指明现代无线电通信系统中,特高频(U段)和甚高频(V段)占据了无线电通信的核心使用频率段。该U/V频段基本覆盖了整个常规话音通信和数据通信使用的频率范围。随着现代通信质量和通信设备不断提高的要求下,传统的射频合成方法和调制信号实现方法已经逐渐劣势突出,难以满足通信系统的更新需求的更高性能。特别在现代社会广泛使用无线电的情况下,对U/V段通信的抗干扰能力也逐渐提高。这样,在传统的低频信号的合成再变频的方式在实现上和指标的要求上难以满足更新更高的要求。以上问题主要突显在射频合成中频率准确度、杂散信号、目标信号EVM、调制域的合成、捷变频效率等方面。本论文正是针对上述问题,以高性能频率直接合成技术(DDS)及其在U/V段射频调制信号和捷变频在U/V段通信系统中的应用为研究主体,并以达到相关现代U/V通信的应用领域的高新要求。本研究中,以高性能的频率直接合成芯片为载体,从功能指标的考究,应用领域的分析,实现方式的仿真,且在工程直接应用达到实际产品的输出。在整体的工程的研制中,主要目标的研制实现有:1.研制实现宽频带,低噪声的U/V段射频信号直接合成。以高速集成DAC模式的高速DDS系统芯片为核心,辅助相关功能性设计以保障其功能性能的发挥。以控制其直接合成产生通信系统覆盖率高范围的频率。以本研制采用的高速DDS系统,能产生频率在1.75GHz及以下的频率信号,在研制中对其信号的合成方式及质量进行详细的分析和验证,以满足下一步目标的实现而提供可靠的性能基础。2.研制实现U/V段射频信号的调制。在现代通信中,话音通信和宽带的相位调制占着了话音通信和数据通信的核心地位。本高速DDS系统中,主要研制其实现话音的模拟调制和高速宽带的数据传输调制方式。调制方式主要研究有:幅度调制(AM)、频率调制(FM)、相位调制(BPSK),在实现上述调制方式中,可以扩展其更多的调制应用,均以调幅、调频、调相为基础。在本研制的实现基础上,可扩展更高新的调制域实现。例如,有QPSK、8PSK、QAM等。3.研制实现在高速的DDS系统中的高速频率捷变。高速DDS系统以其最显着的的特点就是依托其内部高速的DAC以直接合成相关的频率信号。在实现DAC数据流中,当然也对数据的控制有十分准确的把握和实现。在高速的DAC实现下,输出的射频信号对其自身来比较,可十分灵活的直接进行输出DAC点的控制。当然结果就是实现了通信系统梦想的高速信号频率捷变。并且在高速DDS系统中的DAC直接合成下,频率的捷变当然也在双频率的变化间的一个周期内直接完成,这就极大的保障频率捷变的时间。把理想化的频率捷变从高速DDS系统中直接实现。

李甜甜[8](2017)在《基于锁相环的FSK/GFSK发射机的设计与实现》文中研究表明在无线通信设备中,发射机负责终端设备和主机之间的数据发送,是系统中不可或缺的一部分。随着无线通信技术的发展,对发射机的要求越来越趋向于高性能、低功耗和低成本。基于锁相环的直接调制发射机能够符合以上要求,因此被广泛应用于无线通信设备中。本论文基于低功耗低成本的实际需求,完成了基于锁相环的FSK/GFSK发射机的设计与实现。论文首先介绍了基于锁相环的发射机的应用背景与研究现状,总结了基于锁相环发射机的实现方法,并在此基础之上实现了发射机架构的设计。发射机结构由锁相环、电压存储模块和开环调制器三部分构成,其中,锁相环负责载波的生成和校准,电压存储模块负责锁相环频率校准后VCO控制电压的采集存储,开环调制器负责实现信号的调制。由于传统的电压存储结构在开环调制过程中存在电压泄露,会造成发射机载波漂移,因此本论文针对上述问题对其改进,设计了一种基于低成本ADC的电压采集存储结构,并用MATLAB仿真验证了该结构对降低载波频率偏移的可行性。最后论文对发射机系统进行了综合仿真,验证了发射机系统架构的可行性。论文实现了发射机的硬件电路调试、基带电路设计以及上位机控制程序的设计,并对整个发射机系统进行了测试和验证。测试结果表明,本论文设计的发射机输出频率范围为2400 MHz~2480MHz,可支持FSK和GFSK两种调制信号,最大输出功率可达12.1dBm,在调制信号最大均方根误差小于12%的前提下,最大调制数据率可达18Mbps。

姚远[9](2017)在《高精度光学频率合成技术研究》文中提出光原子钟的频率不稳定度和不确定度都已达到1 0-18量级,它们在在基本物理常数测量、深空导航、测地学等领域具有重要的应用。而这些应用均要求将光原子钟在某一特定光学波段的输出信号转换到其他光学波段或微波波段,从而进行精密测量和比对研究,还要求在转换过程中不能破坏光原子钟高频率稳定度、高频率精度的优异性能。因此高精度光学频率合成技术的研究意义重大。由于光学波段信号的频率值在1014 Hz量级,远大于电子元件的响应范围,所以现有的基于电子技术的微波频率合成方法很难直接应用于光学频率合成中。飞秒光学频率梳可在宽达一个光学倍频程的波段内同时输出许多等频率间隔的频率成分,这一频谱特性使其能够在不同波段的光频信号之间以及光频信号和微波信号之间建立联系,为进行不同光频之间的相互转换提供了便捷的桥梁。本论文研究了高精度、低噪声的光学分频技术,通过集成窄线宽飞秒光梳技术和传输振荡器技术,并提出消除微波频率噪声的光频自参考微波频率基准技术,首次实现了分频数可预置光学分频器。通过此高精度光学分频器与基于光学倍频效应的频率转换器之间的比对实验,本文证明了这一高精度光学分频器在频率转换过程中引入的频率不稳定度达到6×10-19(1秒积分时间),分频不确定度为1.4×10-21。该光学分频器的精度比目前最精确的光钟的精度还要好3个数量级,因此在对光钟信号进行分频时不会降低其频率精度,可满足世界上最好光钟的应用要求。基于此高精度光学分频技术,本文还将一套线宽为0.7 Hz、频率不稳定度达到1×10-15的1064 nm窄线宽稳频激光的频率精确转换到一套可大范围调谐的钛宝石单频连续激光器,实现了输出波长在700 nm-990nm范围内的光学频率合成器。该光学频率合成器能在700 nm-990 nm波段中任意指定频率处实现高精度单频窄线宽激光输出。本文将此光学频率合成器在778.6 nm波段的输出与另一台独立的778.6 nm窄线宽激光进行拍频测试,证明了此光学频率合成器输出激光的平均线宽达到1 Hz,频率不稳定度达到1.5×10-15(1秒积分时间),它主要受限于光学频率合成器的参考激光的线宽和频率稳定度。在此基础上,本文还实现了光学频率合成器在不同波段的多通道同时输出,并证明了该系统在多通道输出过程中引入的频率不稳定度为8×10-19,不同通道之间的频率比值不确定度为2×10-21。高精度光学频率合成技术的研究可为光钟应用提供必要的工具,同时为开展精密光谱和精密测量等领域的研究提供了有效的技术手段。

程康[10](2016)在《应用于FSK直接调制的小数锁相环的设计》文中进行了进一步梳理小数锁相环因具备大带宽、快速锁定、高分辨率及低相位噪声等优点可用作直接调制频率合成器,在完成载波合成的同时,不经上混频直接实现基带数据的调制功能。基于小数锁相环的FSK直接调制可获得比传统正交调制更为优异的性能,对于RF发射机的实现具有重要的研究价值。论文的目标是完成应用于FSK直接调制的小数锁相环的设计。论文综述了无上混频直接调制技术的研究现状与发展方向,阐述了小数锁相环型FSK直接调制频率合成器的架构和工作原理,并重点分析了环路补偿和自动校准技术;论文基于闭环∑A调制方案,完成了应用于FSK直接调制的小数锁相环的系统设计并确立了相应的性能指标要求;对于∑△调制器的设计,利用Matlab/Simulink进行功能验证后确立了基本的三阶结构,并在W.Rhee三阶单环前馈的基础上设计了一种新型三阶单环混合反馈结构,该结构在改善量化噪声整形效果的同时也降低了对环路中其他模块的线性度要求;此外在传统相位切换式结构的基础上完成多模可编程分频器的设计,实现了步长为1,分频模量为56~255的连续分频,该分频器去除了传统结构中独立的相位切换控制电路和模式控制信号,改由计数器直控控制相位切换,精简电路的同时有效地降低了分频器的整体功耗。论文基于SMIC 0.18μm CMOS工艺,在1.8 V电源电压下完成了应用于FSK直接调制的小数锁相环的原理图及版图设计,并进行了后仿真验证与芯片测试。后仿真结果表明环路锁定时间小于50 μs,输出频段覆盖387 MHz~464 MHz;而测试数据表明小数锁相环的输出频率分辨率为400 Hz,全频段输出相位噪声低于-110 dBc/Hz@1 MHz。

二、直接数字频率合成器在FM调制中的应用(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、直接数字频率合成器在FM调制中的应用(论文提纲范文)

(1)雷达辐射源建模及其结构识别方法研究(论文提纲范文)

摘要
abstract
第1章 绪论
    1.1 课题研究意义
    1.2 国内外研究现状
    1.3 主要研究内容及章节安排
第2章 频率合成器建模及仿真
    2.1 引言
    2.2 频率合成器的功能及分类
    2.3 直接数字频率合成器
        2.3.1 DDS工作原理
        2.3.2 DDS杂散来源分析
        2.3.3 DDS相位截断模型及仿真
    2.4 锁相环频率合成器
        2.4.1 Fractional-N PLL工作原理
        2.4.2 Fractional-N PLL杂散来源分析
        2.4.3 Fractional-N PLL杂散模型及仿真
    2.5 本章总结
第3章 功率放大器建模及仿真
    3.1 引言
    3.2 功率放大器
        3.2.1 功率放大器的功能及分类
        3.2.2 功率放大器的非线性与记忆性
    3.3 固态功率放大器建模及仿真
        3.3.1 功率放大器的行为模型
        3.3.2 固态功率放大器建模及仿真
    3.4 行波管功率放大器建模及仿真
        3.4.1 行波管功率放大器工作特点
        3.4.2 行波管功率放大器建模及仿真
    3.5 本章小结
第4章 辐射源结构建模及仿真
    4.1 引言
    4.2 发射机基本类型和工作原理
        4.2.1 单极振荡式发射机
        4.2.2 主振放大式发射机
        4.2.3 四种辐射源结构建模
    4.3 辐射源模型常规信号仿真
        4.3.1 常规信号
        4.3.2 辐射源常规信号模型及仿真
    4.4 辐射源模型LFM信号仿真
        4.4.1 线性调频信号
        4.4.2 辐射源LFM信号模型及仿真
    4.5 辐射源模型BPSK信号仿真
        4.5.1 二进制相移键控信号
        4.5.2 辐射源BPSK信号模型及仿真
    4.6 本章小结
第5章 基于深度学习的辐射源结构识别方法
    5.1 引言
    5.2 基于时频图像的信号特征提取
        5.2.1 短时傅里叶变换
        5.2.2 时频图像的获取
        5.2.3 时频图像预处理
    5.3 卷积神经网络模型
        5.3.1 卷积神经网络基本原理
        5.3.2 卷积神经网络模型构建
    5.4 模型训练及测试
        5.4.1 实验环境及实验样本集
        5.4.2 卷积神经网络模型训练及参数优化
        5.4.3 识别率实验
        5.4.4 鲁棒性实验
    5.5 本章小结
结论
参考文献
攻读硕士学位期间发表的论文和取得的科研成果
致谢

(2)2.4Ghz窄带无线通信收发机的数字验证(论文提纲范文)

摘要
ABSTRACT
符号对照表
缩略语对照表
第一章 绪论
    1.1 研究背景和意义
    1.2 国内外研究现状
    1.3 研究内容
    1.4 论文的组织结构
第二章 关于数字验证的基本概念
    2.1 验证基本概念
        2.1.1 验证基本模型
        2.1.2 验证的透明度
        2.1.3 验证方式分类
        2.1.4 验证的难点
    2.2 System Verilog 基础验证平台
    2.3 UVM验证方法
        2.3.1 基本UVM平台结构
        2.3.2 UVM基本运行机制
        2.3.3 UVM 平台与 System Verilog 验证平台比较
    2.4 功能验证流程
    2.5 本章小结
第三章 基于System Verilog 验证平台收发通路的数字验证
    3.1 收发机数字通路整体结构
    3.2 发射通路验证分析
        3.2.1 发射通路整体结构
        3.2.2 发射通路验证测试点提取
    3.3 接收通路验证分析
        3.3.1 接收通路整体结构
        3.3.2 接收通路验证测试点提取
    3.4 验证策略
    3.5 System Verilog 验证平台设计
        3.5.1 System Verilog 验证平台的整体结构
        3.5.2 基本验证环境设计
        3.5.3 断言设计
    3.6 本章小结
第四章 基于UVM验证平台频率合成器的数字验证
    4.1 小数频率合成器整体结构
    4.2 热启动过程验证特征分析
        4.2.1 目标频率选择功能测试点
        4.2.2 锁定频率粗调功能测试点
        4.2.3 高通数据通路校准功能测试点
    4.3 频率锁定计算验证特性分析
        4.3.1 HPM调制功能测试点提取
        4.3.2 LPM调制功能测试点提取
    4.4 自检测与DFT功能特性分析
    4.5 UVM验证平台设计
    4.6 验证环境搭建
        4.6.1 uvm_test组件以及其子类*_test
        4.6.2 uvm_env组件及其子类*_env
        4.6.3 uvm_agent组件
        4.6.4 uvm_driver组件
        4.6.5 uvm_monitor组件
        4.6.6 uvm_sequencer组件和virtual sequencer
        4.6.7 uvm_sequence_item类
        4.6.8 寄存器模型
        4.6.9 接口interface和虚接口virtual interface
        4.6.10 激励sequence,virtual sequence
    4.7 本章小结
第五章 功能仿真与回归测试
    5.1 发射通路功能仿真
        5.1.1 断言检查
        5.1.2 波形检查
        5.1.3 覆盖率分析
    5.2 频率合成器功能仿真
        5.2.1 波形检查
        5.2.2 覆盖率分析
    5.3 接收通路功能仿真
    5.4 完整通路自发自收验证
    5.5 本章小结
第六章 总结与展望
    6.1 工作总结
    6.2 未来展望
参考文献
致谢
作者简介

(3)基于FPGA控制的低相噪捷变频率源设计(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 频率源合成技术的研究背景和意义
    1.2 国内外研究现状
    1.3 论文的主要工作及结构安排
第二章 频率源合成技术
    2.1 频率源合成技术综述
        2.1.1 锁相频率合成器
        2.1.2 直接数字式频率合成器(DDS)
        2.1.3 直接模拟式频率合成器
        2.1.4 频率合成器的合成方法的比较
    2.2 混合式频率合成方案
        2.2.1 DDS激励PLL频率合成方案
        2.2.2 DDS与PLL环外混频合成方案
        2.2.3 下变频锁相频率合成方案
    2.3 小结
第三章 DDS技术理论分析
    3.1 DDS技术工作原理
    3.2 DDS的基本结构
        3.2.1 相位累积加法器
        3.2.2 正弦查询表ROM
        3.2.3 数模转换器DAC
    3.3 DDS技术的相噪分析
    3.4 DDS技术的杂散来源
    3.5 小结
第四章 频率源系统方案设计
    4.1 系统方案比选
    4.2 系统电路组成
        4.2.1 取样VCXO电路
        4.2.2 梳状谱发生器与开关滤波电路
        4.2.3 锁相环电路
        4.2.4 DDS模块电路及FPGA对 DDS的控制电路
    4.3 相位噪声的具体分析
        4.3.1 系统方案相噪预算
    4.4 杂散仿真验证
        4.4.1 杂散的概念
        4.4.2 系统方案杂散分析
        4.4.3 杂散优化方案
    4.5 小结
第五章 DDS硬件电路设计
    5.1 DDS芯片的选取原则
    5.2 AD9910 芯片简介
    5.3 DDS模块设计
        5.3.1 DDS时钟信号实现
        5.3.2 DDS设计的外围电路
        5.3.3 DDS PCB版图设计
    5.4 小结
第六章 系统方案功能实现及验证
    6.1 FPGA控制AD9910 的软件实现
        6.1.1 FPGA接口芯片介绍
        6.1.2 FPGA与 AD9910 的连接
        6.1.3 AD9910 寄存器的配置
        6.1.4 FPGA对 AD9910 的控制写入
    6.2 系统实物及测试图
    6.3 小结
第七章 总结与展望
致谢
参考文献

(4)基于FPGA的直接序列扩频技术的研究与实现(论文提纲范文)

摘要
Abstract
第1章 引言
    1.1 研究背景与意义
    1.2 国内外扩频通信研究现状
        1.2.1 国内外扩频通信研究现状
        1.2.2 扩频技术的应用
    1.3 FPGA的特点
    1.4 软件无线电技术
    1.5 论文章节的安排
第2章 扩频系统的组成和基本原理
    2.1 扩频通信技术的理论
    2.2 直接序列扩频系统的基本原理
    2.3 直接序列扩频系统的抗干扰性能分析
    2.4 直接扩频调制解调原理
        2.4.1 扩频信号的产生
        2.4.2 差分编码
        2.4.3 成型滤波器的原理
        2.4.4 信号抽取和内插原理
        2.4.5 直接数字频率合成器(DDS)
        2.4.6 直接序列扩频系统的调制方式
        2.4.7 直接扩频信号的解扩
        2.4.8 锁相环解调原理
        2.4.9 差分解调原理
        2.4.10 最佳抽样判决点
        2.4.11 帧同步
    2.5 本章小结
第3章 直接序列扩频系统的设计与仿真
    3.1 调制部分
        3.1.1 扩频码的产生
        3.1.2 差分编码与扩频
        3.1.3 双极性不归零码
        3.1.4 成型滤波器
        3.1.5 数字上变频DUC
    3.2 解调部分
        3.2.1 解扩前的位宽扩展
        3.2.2 解扩
        3.2.3 差分解调
        3.2.4 门限设置
        3.2.5 最佳判决点
        3.2.6 帧同步
        3.2.7 数据的输出
    3.3 直接扩频系统在高斯信道下仿真
    3.4 本章小结
第4章 系统功能板级测试
    4.1 生成FPGA需要的文件
    4.2 板级验证
    4.3 总结
结论
致谢
参考文献
攻读学位期间取得学术成果

(5)基于FPGA的DDS捷变频控制器的实现(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 频率合成技术概述
        1.1.1 频率合成技术分类
        1.1.2 国内外发展及现状
    1.2 片上可编程系统在微波信号源系统中的应用概述
    1.3 微波功率控制技术概述
    1.4 本文主要工作及章节安排
第二章 频率合成及其控制技术的理论基础
    2.1 频率合成技术基本原理
        2.1.1 直接频率合成技术
        2.1.2 间接频率合成技术
        2.1.3 直接数字频率合成技术基本原理
        2.1.4 频率合成方案介绍
    2.2 捷变频技术主要技术指标
        2.2.1 杂散
        2.2.2 相位噪声
        2.2.3 频率切换时间
        2.2.4 功率平坦度
    2.3 微波电平控制技术基本原理
        2.3.1 直接功率电平控制电路
        2.3.2 ALC电路结构
        2.3.3 ALC电路中的关键器件
    2.4 片上可编程技术介绍
        2.4.1 可编程逻辑器件
        2.4.2 FPGA设计方法
    2.5 本章小结
第三章 捷变频源的方案设计
    3.1 捷变频源预期指标
    3.2 频率源总体方案设计
    3.3 PLL参考源模块设计
        3.3.1 器件选型
        3.3.2 电路设计
    3.4 DDS模块设计
        3.4.1 DDS模块电路设计
        3.4.1.1 关键器件选型和介绍
        3.3.1.2 原理图设计和版图规划
        3.4.2 DDS模块控制方案
        3.4.2.1 可编程调制模式下频率捷变的实现
        3.4.2.2 线性扫频和随机扫频的实现
    3.5 ALC功率控制模块
        3.5.1 器件选型
        3.5.2 电路设计
        3.5.3 控制部分
    3.6 FPGA电路控制模块
    3.7 电源系统
    3.8 本章小结
第四章 捷变频源系统的实现和调试
    4.1 基于FPGA的捷变频源的制作
    4.2 PLL参考源模块测试与分析
    4.3 DDS模块测试与分析
    4.4 ALC功率控制模块测试及分析
    4.5 问题总结
    4.6 本章小结
第五章 总结与展望
    5.1 论文总结
    5.2 后期展望
致谢
参考文献
攻读硕士学位期间取得的成果

(6)弹载小型化S波段遥测发射机的设计与实现(论文提纲范文)

摘要
Abstract
1 绪论
    1.1 课题的研究背景及意义
    1.2 国内外研究现状
    1.3 发射机的总体设计方案
    1.4 论文的主要工作及安排
2 PCM/FM编码器设计
    2.1 PCM/FM遥测系统
        2.1.1 PCM/FM遥测系统简述
        2.1.2 PCM/FM调制信号简述
        2.1.3 PCM系统中的传输码型
    2.2 Turbo(TPC)乘积码理论
        2.2.1 TPC技术引进的必要性
        2.2.2 TPC编码原理
    2.3 设计要求
    2.4 基带信号设计方案
        2.4.1 信源编码设计
        2.4.2 信道编码设计
    2.5 TPC的matlab仿真以及verilog实现
        2.5.1 TPC编码的MATLAB仿真
        2.5.2 verilog关键代码实现
    2.6 编码模块的硬件设计
        2.6.1 数字信号处理芯片
        2.6.2 电源稳压模块
        2.6.3 RS422收发器
        2.6.4 编码模块的制板
3 FM调制器设计
    3.1 频率合成技术
        3.1.1 直接式频率合成器
        3.1.2 直接数字频率合成器
        3.1.3 锁相环频率合成
    3.2 FM调制的实现方式
        3.2.1 基于锁相环的正交混频FM调制
        3.2.2 基于锁相环的注入式FM调制
    3.3 设计要求与设计方案
        3.3.1 调制器设计要求
        3.3.2 设计方案
    3.4 锁相调频技术的基本原理
        3.4.1 鉴相器(PD)
        3.4.2 环路滤波器(LPF)
        3.4.3 压控振荡器 (VCO)
        3.4.4 环路相位模型
    3.5 一点注入式锁相调频调制器和两点注入式锁相调频调制器
        3.5.1 一点注入式锁相调频
        3.5.2 两点注入式锁相调频
    3.6 锁相环的关键指标分析
        3.6.1 锁相环的相位噪声分析
        3.6.2 锁相环的锁定时间
    3.7 锁相环路设计与加法器设计
        3.7.1 锁相环路硬件设计
        3.7.2 加法器设计
    3.8 FM调制器硬件实现
4 功放滤波模块设计
    4.1 基本工作原理
    4.2 设计要求
        4.2.1 功率放大器设计要求
        4.2.2 滤波器设计要求
    4.3 功放滤波模块设计
        4.3.1 功率放大器的选型及设计
        4.3.2 带通滤波器选型
        4.3.3 射频器件PCB制板中的注意事项
        4.3.4 射频功放模块测试
5 发射机测试及结果分析
    5.1 室内静态测试
    5.2 遥测系统飞行试验
6 总结和展望
    6.1 总结
    6.2 展望
致谢
参考文献

(7)直接合成U/V段射频调制信号的高速DDS系统研制(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 DDS合成U/V调制信号
    1.2 研究动态和意义
    1.3 本文主要工作
    1.4 本论文的结构安排
第二章 理论与需求分析
    2.1 U/V段射频
    2.2 调制域
    2.3 频率捷变
    2.4 本章小结
第三章 总体设计
    3.1 硬件器件
    3.2 开发环境
    3.3 其它条件
    3.4 本章小结
第四章 详细设计
    4.1 硬件原理
    4.2 软件设计
    4.3 本章小结
第五章 测试分析
    5.1 频率范围
    5.2 频率准确度
    5.3 信号波形
    5.4 相位噪声
    5.5 AM
    5.6 FM
    5.7 BPSK
    5.8 频率捷变
    5.9 测试分析
    5.10 本章小结
第六章 结论
    6.1 本文的主要贡献
    6.2 下一步工作的展望
致谢
参考文献

(8)基于锁相环的FSK/GFSK发射机的设计与实现(论文提纲范文)

摘要
Abstract
第一章 绪论
    1.1 论文的研究背景和意义
    1.2 基于锁相环的发射机的研究现状
    1.3 论文研究目标和主要工作
    1.4 论文结构
第二章 基于锁相环的发射机技术概述
    2.1 闭环调制
        2.1.1 环路补偿技术
        2.1.2 自动校准技术
    2.2 两点调制
        2.2.1 延时失配校准
        2.2.2 增益失配校准
    2.3 开环调制
        2.3.1 存储电容
        2.3.2 使用∑Δ-PR的伪开环结构
        2.3.3 使用Twin-VCO的伪开环结构
    2.4 本章小结
第三章 基于锁相环的发射机电路设计
    3.1 总体架构
    3.2 锁相环电路设计
        3.2.1 频率合成器模块的设计
        3.2.2 压控振荡器模块的设计
        3.2.3 环路滤波器的设计
    3.3 改进型电压存储模块设计
        3.3.1 改进型电压存储结构设计
        3.3.2 电压存储结构指标分配
        3.3.3 电压存储结构电路设计
    3.4 调制器电路设计
        3.4.1 数模转换模块的设计
        3.4.2 数字模块的设计
    3.5 发射机系统仿真
    3.6 本章小结
第四章 发射机的实现及测试验证
    4.1 实物制作及测试平台搭建
        4.1.1 实物制作及调试
        4.1.2 上位机控制程序设计
        4.1.3 发射机测试实物平台
    4.2 发射机相关指标测试结果
        4.2.1 输出频率范围测试
        4.2.2 输出调制信号性能测试
    4.3 本章小结
第五章 总结和展望
    5.1 总结
    5.2 展望
参考文献
致谢
攻读硕士学位期间发表的论文

(9)高精度光学频率合成技术研究(论文提纲范文)

摘要
Abstract
第一章 引言
第二章 激光稳频技术和飞秒光学频率梳
    2.1 激光稳频技术
        2.1.1 PDH技术简介
        2.1.2 1064nm稳频激光器系统
        2.1.3 性能测试
    2.2 飞秒光学频率梳
        2.2.1 光学频率梳的时/频域特性
        2.2.2 飞秒光梳的精密控制
    2.3 本章小结
第三章 光学分频技术
    3.1 光频传递振荡器技术
        3.1.1 直接数字频率合成技术(DDS)
        3.1.2 光频传递振荡器原理
    3.2 光频自参考微波频率基准
    3.3 光学分频器实验装置
    3.4 光学分频器性能测试
        3.4.1 相同波段内分频测试
        3.4.2 不同波段间分频测试
    3.5 本章小结
第四章 光学频率合成器
    4.1 实验装置
        4.1.1 钛宝石连续激光器
        4.1.2 光学频率合成器光路及控制系统
    4.2 光学频率合成器性能测试
        4.2.1 线宽和频率不稳定度
        4.2.2 多波长输出的光学频率合成器
    4.3 本章小结
第五章 总结与展望
    5.1 总结
    5.2 展望
参考文献
博士期间发表文章
致谢

(10)应用于FSK直接调制的小数锁相环的设计(论文提纲范文)

摘要
Abstract
第一章 绪论
    1.1 论文背景与意义
    1.2 直接调制频率合成器技术的国内外研究现状
    1.3 论文研究目标和主要工作
    1.4 论文结构
第二章 直接调制频率合成器技术与有关关键电路实现基础
    2.1 常用的几种小数锁相环型直接调制频率合成器结构
        2.1.1 偏移锁相环
        2.1.2 开环调制
        2.1.3 闭环∑△调制
        2.1.4 两点调制
    2.2 小数锁相环与直接调制频率合成器的工作原理
        2.2.1 小数锁相环
        2.2.2 直接调制频率合成器
    2.3 应用于FSK直接调制的小数锁相环系统设计
    2.4 数字∑△调制器
        2.4.1 ∑△调制器的原理
        2.4.2 一阶数字∑△调制器
    2.5 多模可编程分频器
        2.5.1 基于双模预分频器的多模可编程分频器
        2.5.2 基于2/3分频单元级联的多模可编程分频器
        2.5.3 分频单元电路实现形式
    2.6 本章小结
第三章 数字∑△调制器设计
    3.1 常用的三阶数字∑△调制器
    3.2 数字∑△调制器结构的确定与改进
    3.3 积分器和量化器的设计
        3.3.1 积分器
        3.3.2 量化器的算法设计
    3.4 数字∑△调制器的功能验证
    3.5 本章小结
第四章 多模可编程分频器设计
    4.1 多模可编程分频器结构与设计指标
    4.2 二分频电路设计
    4.3 多路选择器与电平转换电路的设计
    4.4 可编程计数器与吞脉冲计数器的算法设计
    4.5 多模可编程分频器仿真结果与分析
    4.6 本章小结
第五章 后仿真与测试
    5.1 版图设计
    5.2 后仿真结果与分析
    5.3 测试结果与分析
    5.4 本章小结
第六章 总结与展望
    6.1 总结
    6.2 展望
致谢
参考文献

四、直接数字频率合成器在FM调制中的应用(论文参考文献)

  • [1]雷达辐射源建模及其结构识别方法研究[D]. 尹希航. 哈尔滨工程大学, 2021
  • [2]2.4Ghz窄带无线通信收发机的数字验证[D]. 毕海东. 西安电子科技大学, 2020(05)
  • [3]基于FPGA控制的低相噪捷变频率源设计[D]. 段小莉. 电子科技大学, 2019(04)
  • [4]基于FPGA的直接序列扩频技术的研究与实现[D]. 何一豇. 成都理工大学, 2019(02)
  • [5]基于FPGA的DDS捷变频控制器的实现[D]. 王家敏. 电子科技大学, 2019(01)
  • [6]弹载小型化S波段遥测发射机的设计与实现[D]. 林晓峰. 南京理工大学, 2019(06)
  • [7]直接合成U/V段射频调制信号的高速DDS系统研制[D]. 付杰. 电子科技大学, 2017(02)
  • [8]基于锁相环的FSK/GFSK发射机的设计与实现[D]. 李甜甜. 东南大学, 2017(04)
  • [9]高精度光学频率合成技术研究[D]. 姚远. 华东师范大学, 2017(09)
  • [10]应用于FSK直接调制的小数锁相环的设计[D]. 程康. 东南大学, 2016(03)

标签:;  ;  ;  ;  ;  

直接数字频率合成器在调频调制中的应用
下载Doc文档

猜你喜欢